所有分类
  • 所有分类
  • 精品课程
  • 课件资料
  • 标准资料
  • 资料手册
  • 图纸模型
  • 解说文案

现代设计技术视频教程 吴华春 武汉理工大学

现代设计技术视频教程 吴华春 武汉理工大学
 
课程名称:现代设计技术视频教程 吴华春 武汉理工大学
 
免费试看:暂无试看
 
课程目录:
 
第1章 SoC设计概论 
1.1 SoC的基本概念 
1.1.1 什么是SoC 
1.1.2 SoC的基本构成 
1.1.3 SoC是集成电路发展的必然 
1.2 SoC目前的现状和发展机遇 
1.2.1 我国SoC目前的产业现状 
1.2.2 SoC的关键技术 
1.2.3 SoC当前的发展机遇 
1.3 SoC设计技术的发展趋势及存在的问题 
1.3.1 SoC设计技术的发展趋势 
1.3.2 SoC设计技术的瓶颈 
1.4 SoC技术展望 
1.4.1 可重构技术 
1.4.2 片上网络(NoC) 
1.4.3 系统级集成设计 
 
第2章 SOC前端设计与后端实现 
2.1 SoC前端设计与后端实现概述 
2.2 芯片设计基础 
2.2.1 模拟IC设计 
2.2.2 数字Ic设计 
2.2.3 SoC设计方法 
2.2.4 数字IC设计平台 
2.3 前端设计 
2.3.1 逻辑综合的必要性 
2.3.2 逻辑综合概念 
2.3.3 逻辑综合过程 
2.3.4 芯片设计综合工具介绍 
2.3.5 用于FPGA验证的逻辑综合工具 
2.3.6 FPGA验证代码编写说明 
2.3.7 约束与优化 
2.3.8 综合策略 
2.4 后端实现 
2.4.1 后端设计概述 
2.4.2 数字后端设计流程 
2.4.3 基于物理综合的后端设计流程 
2.4.4 后端设计挑战 
2.4.5 其他需要考虑的问题 
2.5 MagmaASK:设计示例 
 
第3章 可测性设计技术 
3.1 测试技术概述 
3.1.1 测试定义及原理 
3.1.2 测试分类 
3.1.3 测试基本技术 
3.2 故障模型及ATPG 
3.2.1 缺陷、故障和故障模型 
3.2.2 常见故障模型 
3.2.3 自动测试模式生成——ATPG 
3.2.4 测试的评价 
3.3 可测性设计(DFT,DesignForTestability) 
3.3.1 可测性设计基础 
3.3.2 Ad:Hoc技术 
3.3.3 结构化设计方法 
3.3.4 扫描测试 
3.3.5 内建自测(BIST,Build.In.Self.Test) 
3.3.6 边界扫描测试(BoundaryScan) 
3.3.7 电流测试 
3.4 SoC的可测性设计 
3.4.1 SoC可测试性设计面临的问题 
3.4.2 SoC可测性设计基本技术 
3.4.3 SoC测试访问机制(TAM) 
3.4.4 IEEEP1500标准 
3.5 发展与展望 
 
第4章 SoC软/硬件协同设计技术 
4.1 软/硬件协同设计概述: 
4.1.1 软/硬件协同设计的定义 
4.1.2 软/硬件协同设计的优点 
4.1.3 软/硬件协同设计的主要研究内容 
4.2 系统级描述语言SystemC 
4.2.1 SystemC:简介 
4.2.2 SystemC的基本语法 
4.2.3 SystemC建模实例 
4.2.4 SystemC系统级建模 
4.3 软/硬件协同验证技术 
4.3.1 软/硬件协同验证技术的发展 
4.3.2 软/硬件协同验证平台的基本构成方式 
4.3.3 商业软/硬件协同验证工具SeamlessCVE简介 
 
第5章 SoC验证技术 
5.1 SoC验证技术概述 
5.1.1 验证的基本概念 
5.1.2 SoC验证的研究内容 
5.1.3 SoC验证技术的发展方向 
5.2 验证方法 
5.2.1 自项向下的SoC设计和验证方法 
5.2.2 自底向上的验证方法 
5.2.3 基于平台的验证方法 
5.2.4 系统接口驱动验证 
5.3 功能验证 
5.3.1 功能验证定义 
5.3.2 功能验证分类 
5.3.3 功能验证工具 
5.4 形式验证 
5.4.1 理论/定理证明技术 
5.4.2 形式模型检查 
5.4.3 形式等价检查 
5.4.4 形式验证工具 
5.5 时序验证 
5.5.1 静态时序分析 
5.5.2 动态时序分析 
5.5.3 静态时序分析工具 
5.6 物理验证 
5.6.1 设计规则检查(DRC) 
5.6.2 版图与原理图检查(LVS) 
5.6.3 电气规则检查(ERC) 
5.6.4 物理验证工具 
5.7 验证语言 
5.7.1 Sugar 
5.7.2 OpenVera 
5.7.3 SystemVerilog 
5.7.4 e语言 
5.8 验证计划 
5.8.1 验证和设计分离原则 
5.8.2 验证计划的内容 
 
第6章 SoC低功耗技术 
6.1 SoC低功耗技术概述 
6.1.1 SoC低功耗设计技术的必要性 
6.1.2 SoC低功耗研究现状 
6.1.3 功耗来源分析 
6.2 SoC低功耗设计技术 
6.2.1 针对动态功耗的低功耗设计方法 
6.2.2 静态功耗的低功耗设计方法 
6.3 SoC功耗评估技术 
6.3.1 结构级评估技术 
6.3.2 门级功耗评估技术 
6.4 小结 
 
第7章 IP复用技术 
7.1 概述 
7.1.1 IP核的基本概念 
7.1.2 IP可重用技术的基本概念 
7.1.3 IP可重用技术面临的挑战 
7.1.4 IP可重用技术要求 
7.1.5 IP可重用标准组织 
7.2 可重用IP设计技术 
7.2.1 IP核的分类 
7.2.2 IP核的设计步骤 
7.2.3 IP核的设计规范 
7.2.4 软核的生产过程 
7.2.5 硬核的生产过程 
7.2.6 IP核的综合 
7.2.7 IP核的验证 
7.2.8 IP的打包与发布 
7.3 可重用IP的集成技术 
7.3.1 IP核的评估与选择 
7.3.2 IP核集成可能出现的问题 
7.3.3 IP核的互联策略 
7.3.4 AMBA总线规范 
7.3.5 CoreConnect总线规范 
7.3.6 可重用IP集成方法 
 
附录 ARTL编码参考 
A.1 文件命名 
A.2 HDL代码项命名 
A.3 注释 
A.4 编码风格 
A.5 模块划分和重用 
A.6 建模方法 
A.7 通用编码技术 
A.8 结构化测试标准 
A.9 常规综合标准 
附录B Magma脚本文件 
附录C 缩略语 
参考文献 
 

资源下载
下载价格10 金币
VIP免费
0
没有账号?注册  忘记密码?

社交账号快速登录